广告

Arteris 扩展面向 Armv9 架构 CPU 的汽车解决方案

2024-03-15 Arteris 阅读:
Arteris宣布了其与 Arm 持续合作的首批成果,以加速基于最新一代 Arm® 汽车增强型(AE)技术的汽车电子创新。此项合作将基于 Armv9 的 Cortex® 处理器与 Arteris 系统 IP 集成在一起,以实现自动驾驶、高级驾驶辅助系统 (ADAS)、驾驶舱和信息娱乐、视觉、雷达和激光雷达、车身和底盘控制以及其他汽车应用。

亮点:JkZednc

  • Arteris履行之前宣布的与Arm的合作,为基于Armv9和CHI-E的设计提供基于仿真的验证系统,加快汽车电子创新。
  • Arteris与Arm保持一致的路线图,为Arm的汽车增强型(AE)计算产品组合提供经过优化和预验证的高带宽、低延迟的Ncore缓存一致性互连IP,使设计人员能够更快地将产品推向市场。
  • 此项合作将Arm处理器与Arteris互连IP集成在一起,实现自动驾驶、高级驾驶辅助系统(ADAS)、驾驶舱和信息娱乐、视觉、雷达和激光雷达、车身和底盘控制、分区控制器和其他汽车应用。

2024 年 3月 13 日 ,Arteris宣布了其与 Arm 持续合作的首批成果,以加速基于最新一代 Arm® 汽车增强型(AE)技术的汽车电子创新。此项合作将基于 Armv9 的 Cortex® 处理器与 Arteris 系统 IP 集成在一起,以实现自动驾驶、高级驾驶辅助系统 (ADAS)、驾驶舱和信息娱乐、视觉、雷达和激光雷达、车身和底盘控制以及其他汽车应用。JkZednc

“我们正处于汽车行业的转折点,需要从根本上重新思考汽车产品开发和部署方法,” Arm汽车业务线产品和解决方案副总裁Suraj Gajendra说,“最新一代Arm汽车增强计算和软件解决方案,与Arteris灵活可配置的Ncore缓存一致性互连IP相集成,意味着客户可以更快地开始开发,加快下一代汽车电子产品的上市时间。”JkZednc

Arteris 优化并预验证了其高带宽、低延迟的 Ncore 缓存一致性互连 IP,包括其与 Arm Cortex-A 内核、DynamIQ 共享单元(DSU, DynamIQ Shared Units)和通用中断控制器(GIC, Generic Interrupt Controller)配合的安全性能,并使用硬件仿真来确保互操作性。由此产生的验证系统可在多集群 Arm 设计上启动 Linux,并执行测试套件以验证关键的缓存一致性案例。这最终加快客户实现具有高性能和高能效的 SoC 的道路,以应对具有不同工作负载的复杂且要求苛刻的安全关键任务,同时减少项目时间和成本。JkZednc

Arteris Ncore 缓存一致性互连 IP 提供独特的灵活性和可配置性,允许用户为异构拓扑自定义配置,支持 CHI-B、CHI-E、ACE 和 AXI 协议。它可与 Arteris 非一致性 FlexWay 互连 IP 和物理感知 FlexNoC 5 互连 IP 无缝集成。JkZednc

Arteris 解决方案和业务发展副总裁 Frank Schirrmeister 表示:“客户一直在寻求加快创新步伐,而 Arm 汽车增强型计算产品组合为满足先进汽车电子要求提供了所需的基础。通过扩大与 Arm 的合作,使用 Arteris 系统 IP 的客户将受益于更高的生产率和更快的流片时间。”JkZednc

关于ArterisJkZednc

Arteris 是领先的系统 IP 提供商,致力于加速当今电子系统中的片上系统(SoC)开发。Arteris 的片上网络(NoC)互连 IP 和 SoC 集成自动化技术可实现更高的产品性能、更低的功耗和更快的上市时间,从而提供更好的 SoC 经济性,使其客户可以专注于构想未来。了解更多信息,请访问 arteris.comJkZednc

责编:Demi
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了