广告

Syndion GP:赋能先进功率器件的未来

2021-12-20 17:29:30 泛林 阅读:
未来的特种技术需要怎样的芯片制造工艺?

pY5ednc

正文pY5ednc

上周,泛林集团发布了Syndion G系列产品的新成员——全新Syndion GP。在本周的微信中,泛林集团客户支持事业部Reliant系统产品副总裁Evan Patton将为大家讲述该产品的开发背景。pY5ednc

pY5ednc

Syndion GPpY5ednc

最近,智能手机、笔记本电脑、游戏机和其他我们喜欢用的设备所使用的逻辑芯片和存储芯片可能正占据着诸多新闻头条,还有其他一些半导体,虽然并非为大众所熟知,但它们同样无处不在。用于控制或转换电力的功率器件就是个很好的例子。如今功率器件在我们日益数字化的世界中发挥着至关重要的作用,支持从移动设备、空调与电饭煲等家用电器到电动汽车和高铁的一切,而且它们的应用还在迅速增长。pY5ednc

随着这些应用的不断拓展,它们的功能也必须改进,以支持更高电压、更快开关和更高效率。对于芯片制造商而言,先进的功率器件正在加速实现更精确的制造工艺,如高深宽比刻蚀。pY5ednc

过去的功率器件通常在数十伏到几百伏电压之间运行;现在它们需要在更高电压的环境中运行——高达甚至超过1000伏。pY5ednc

现在,这些功率器件需要在不牺牲外形因素的情况下提高功率容量并改进开关性能,这可以通过采用更高深宽比的沟槽来解决。为此,芯片制造商需要极其精确且均匀的深硅刻蚀工艺来创建这些对实现器件性能来说至关重要的沟槽。这些深沟槽的深宽比可以达到60:1甚至更高,并且要求出色的刻蚀均匀性和轮廓。我们不妨这样来比较:世界上最高的建筑之一哈利法塔的深宽比约为9:1,这仅为未来特种技术深硅沟槽深宽比的1/6。pY5ednc

pY5ednc

这些器件的精密制造并非易事。泛林集团在刻蚀领域处于领先地位,一直在为这一重要应用以及其他应用开发所需的设备。全新Syndion GP正是基于我们经生产验证的、用于深硅刻蚀的200mm DSiE和领先的300mm Syndion产品来开发的。pY5ednc

Syndion GP为功率器件和其他器件的一系列应用提供了200mm迁移至300mm桥接解决方案,包括深度、关键尺寸均匀性以及轮廓控制,让芯片制造商能够实现未来的器件需求。pY5ednc

pY5ednc

点击“阅读原文”,了解Syndion产品信息。pY5ednc

  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
  • FinFET交棒GAA?关于GAA制程技术必须知道的事 现在正是FinFET交棒给GAA,以协助半导体产业提升芯片微缩至下一阶段的时候了。这一转型道路上可能不会一帆风顺,因为要打造GAA设计比起FinFET或平面晶体管更复杂得多了...
  • 探访安森美高性能图像传感器新“芯”品 深圳2022高交会期间举办的深圳机器视觉展上,笔者前往展馆实地探访了安森美的一系列高性能新产品。这次安森美带来了XGS系列CMOS图像传感器,特别是基于旗舰产品XGS 45000(4470万像素8192x5460)、XGS 5000(530万像素 2592 x 2048)、XGS12000(1200万像素4096x3072)、XGS 16000(1600万像素4000x4000)等的参考设计。
  • 科普贴 | 用于5G的射频滤波器、其制造挑战和解决方 射频滤波器是如何工作的,为什么它们如此重要,芯片制造商在制造蜂窝器件时面临的挑战,以及泛林如何帮助解决这些问题。
  • OEM制造生命周期关键阶段之安全性入门 虽然产品生命周期中的OEM阶段比IC生产的OEM阶段要短一些,但每个阶段的安全风险与芯片供应商面临的风险却很相似,且同样影响深远。幸运的是,OEM可以在其芯片供应商建立的安全基础上进行构建,并重复使用多种相同的技术。
  • 芯片蚀刻过程中,怎样利用光谱仪监测等离子体? 在半导体行业,晶圆是用光刻技术制造和操作的。蚀刻是这一过程的主要部分,在这一过程中,材料可以被分层到一个非常具体的厚度。当这些层在晶圆表面被蚀刻时,等离子体监测被用来跟踪晶圆层的蚀刻,并确定等离子体何时完全蚀刻了一个特定的层并到达下一个层。通过监测等离子体在蚀刻过程中产生的发射线,可以精确跟踪蚀刻过程。这种终点检测对于使用基于等离子体的蚀刻工艺的半导体材料生产至关重要。
  • 使用双PWM、采用GPS规范的简单10MHz参考信号 我最近在为一项新设计进行实验,其中需要使用函数发生器。尽管新的函数发生器具有相当好的频率容差规格,但我需要获得更高的精度。用频率发生器、任意波形发生器和频率计数器获得更高精度的方法,是使用许多这些测试仪器上所提供的10MHz参考输入。由于没有这样的参考,而且我最近一直在玩Arduino Nano(下文简称Nano),我决定看看是否可以围绕Nano构建一个这样的设计。
  • IC制造生命周期关键阶段之安全性入门 本文包括两部分,我们主要探讨芯片供应商和OEM之间的相互关系,以及他们为何必须携手合作以完成各个制造阶段的漏洞保护。第一部分指出了IC制造生命周期每个阶段中存在的威胁,并说明了如何解决这些威胁。第二部分着重说明了OEM所特有的安全风险,并指出了最终产品制造商和芯片供应商如何承担各自的责任。
  • 俄罗斯首款国产笔记本电脑搭载自主研发“Baikal-M”处 Promobit公司董事Maxim Kposov在接受采访时表示,这款笔记本电脑主要面向企业市场和国家参与的公司。
  • 三星公布下一代UFS 4.0闪存,带宽是UFS 3.1标准的2倍 三星的 UFS 4.0 闪存采用了三星第7代V-NAND技术以及自研主控,顺序读取速度最高可以达到4200MB/s。对比之下,UFS3.0的顺序读取速度一般不超过2100MB/s,可以说性能几乎翻倍。
  • 苹果M1 Ultra封装方法确定,台积电的“InFO_LI” 早在 3 月,有传言称 Apple 选择使用 TSMC 的 CoWoS-S(带有硅中介层的晶圆上芯片)基于 2.5D 中介层的封装,这几乎是许多公司使用的经过验证的技术。但目前网友的猜测被否定了。据半导体封装工程专业人士 Tom Wassick 在twitter分享的一张幻灯片显示,苹果这次选用了 InFO_LI 封装方案。
  • 系统级封装出现故障——凶手会是谁? IC Repackage移植技术,可从SiP、MCM等多芯片或模块封装体中,将欲受测之裸片,无损伤的移植至独立的封装测试体,避开其他组件的干扰,进行后续各项电性测试,快速找到IC故障的元凶是谁。
  • 运用扩展DTCO框架评估半导体工艺环境足迹 比利时研究机构imec开发了一种解决方案,透过扩展其设计—技术协同优化(DTCO)框架,可以估算当前和未来逻辑CMOS工艺技术的能耗、用水量和温室气体排放量。
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了