广告

如何处理未使用的运放

2019-11-29 Bruce Trump 资深模拟工程师 阅读:
我们在这里所谈论的 “未使用的运放” 不是指在芯片储藏箱或防静电袋中的运放;而是指在同一个封装里面的多个运放中未被使用的部分。

我们在这里所谈论的 “未使用的运放” 不是指在芯片储藏箱或防静电袋中的运放;而是指在同一个封装里面的多个运放中未被使用的部分。UZrednc

最近论坛中的一个提问促使我来研究这个问题,在处理这个问题时,我无意中看到一篇由我同事Todd Toporski发表的好文章(点击此处,查看原文)。他非常出色地概括了关于这个问题的几个重要方面及其原因。这里,我总结一下并加入了一些自己的想法。UZrednc

最好将未使用的运放连接为一个带反馈回路的放大电路。显而易见,单位增益缓冲电路是个很好的选择,因为它不需要额外的器件。然后,将输入引脚连接到线性输入输出范围以内的电压上。任何引起潜在的输入、输出过载的连接或开路,以及将运放放置在一个噪声不确定的环境都是不合适的。UZrednc

023ednc20191128.jpgUZrednc

一个电路板设计方面的建议是:将未使用的运放放在适合修改的地方。在重新设计或者产品升级的时候你也许会用到它。提前做一些考虑,并将这些空余的运放在顶层和底层连接,这样,轻微的改动就可以测试新的设计。你甚至可以为反馈元件布局,将走线连接到特定节点,这样可以很容易地切断。UZrednc

另一种可以完全避免以上问题的方法是选择一颗版本合适的运放(单运放,双运放和四运放),OPA322就是一个例子。这样可以设计出充分使用运放的理想布局,同时也确保了被使用的运放有相同的规格和特性。UZrednc

对于没有采用合适的方法来处理未使用运放的设计者来说,值得安慰的是:这些未使用的运放不太会干扰同一个封装中正在工作的运放。虽然你也许会关心未使用运放消耗的额外电流,但你的系统不太可能因此而烧毁。大多数现代运放有独立的偏置电流,在同一个封装中一个沟道过载也不会影响到其它沟道。如果你的电路工作正常的话,那你大可以放轻松并在下次设计时遵循这些建议。UZrednc

查看更多请点击:《看一个TI老工程师如何驯服精密放大器UZrednc

本文为EDN电子技术设计 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
  • Summit Wireless全新低成本空间音频模块现已震撼上市 Summit Wireless将于1月5日至7日在拉斯维加斯举办的2022年国际消费电子展(CES)上展示该音频模块
  • 如何设计逐次逼近型模数转换器的驱动电路 通常工程师在设计SAR ADC时,通常需要注意以下三个方面:ADC前端驱动设计、参考电压设计、数字信号输出部分设计。本文将介绍ADC的前端驱动所需注意的一些要素。
  • 使用多路复用器在伺服驱动控制模块中优化保护和精度特 在设计可靠的伺服驱动控制模块时,精度和保护特性对于确保可靠运行至关重要。如果在设计过程中没有重视这些特性,可能会导致读数错误或者模数转换器(ADC)或微控制器损坏,从而降低系统效率或导致停机。
  • 利用高精度10MHz参考驱动任何电子时钟 将现有应用从基本的晶体时钟升级到高稳定性的频率参考,并不是一项简单的任务。一种解决方案是使用时钟发生器IC,但这种解决方案过于复杂,并且可能会受到不期望的相位噪声影响而降低源的性能。本文提出了一种基于分数除法的替代解决方案。
  • 如何在功率变换应用中实现可扩展的实时控制资源和可持 在不断需要更高性能和效率的实时功率变换领域,投身研究可扩展且可持续的工业和汽车类功率变换解决方案对设计人员来说至关重要。反过来,这种需求又对伺服驱动、电力输送、电网基础设施和车载充电应用中的实时控制系统提出了更高的要求,包括每秒百万条指令(MIPS)、脉宽调制器(PWM)和模数转换器(ADC)。
  • 如何成功校准开环DAC信号链 我们将介绍两种类型的DAC信号链校准:一种是TempCal(工作温度校准),它能提供最佳水平的误差校正;另一种是SpecCal(使用规格进行校准),当无法使用TempCal时,它是有效的备选方案,但不如前者全面。
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了