广告

从芯片、封装和PCB三个层面了解模拟IP集成中的各种问题

2021-06-24 16:37:29 Kedar Patankar 阅读:
本系列文章探讨了嵌入式模拟和RF IP核如何对芯片、封装和PCB功能产生负面影响——其影响多种多样。还将讨论在所有三个层面上可以采取哪些措施来防止这些问题,以及这些解决方案如何相互促进。

尽管过去十年人们担心摩尔定律最终走到了尽头,但微电子行业通过持续创新和创造力继续适应了新的物理限制和产品要求。这种创造力的主要部分已用于开发模拟、RF和混合信号模块而作为可嵌入的IP(1)。Ea5ednc

Ea5ednc

图1:此框图突出显示了多媒体SoC设计。(图片来源:P2F Semi)Ea5ednc

现在可供选择的模拟/射频/混合信号IP既广泛又深入。人们可以在以下主要类别中找到大量7nm(在某些情况下甚至是5nm)的硬件模块:Ea5ednc

1. PLL和DLL:提供各种速度、抖动和功率规格;Ea5ednc

2. DAC和ADC:提供8位至24位分辨率,以及高达300MSPS的采样率;Ea5ednc

3. PHY和SerDes:针对广泛的市场选择,例如无线(Wi-Fi和5G)、网络(LAN、WAN和外存)、计算(USB、PCIe、MIPI)和内存(DDR,包括G和LP两个版本,以及HBM等);Ea5ednc

4. 可将较小的元器件组装成个性化的模拟前端(AFE)、电源管理功能和RF模块。Ea5ednc

业界已实现源源不断的工艺技术进步,从而对更多门数、更低功耗、更高性能和更多功能等永无止境的需求提供支持。这包括三阱隔离、绝缘硅、P+保护环、FinFET和沟槽隔离。许多这些特性促成了我们今天看到的模拟、RF和混合信号IP的激增。这些衬底的添加还降低了设计人员在超深亚微米领域所面临的一些复杂问题的严重程度——例如隐藏在压摆率中的模拟噪声源、阻抗匹配和端接复杂性,以及支持巨大带宽的电路。Ea5ednc

然而,在面对16nm及以下SoC设计中与模拟电路并排放置的大量门数时,即使是新颖的工艺改进也无法实现。事实上,靠近模拟/射频宏的大型高性能数字模块所带来的信号完整性和电源完整性挑战,正从芯片扩展到封装和PCB,两者都在努力跟上硅片技术的进步。SoC设计人员越来越发现他们不得不将其工作范围扩展到这两个其他领域,从而确保其芯片设计能够按预期运行。Ea5ednc

这一由多个部分组成的系列文章,探讨了嵌入式模拟和RF IP核如何对芯片、封装和PCB功能产生负面影响——其影响多种多样。我们还将讨论在所有三个层面上可以采取哪些措施来防止这些问题,以及这些解决方案如何相互促进。Ea5ednc

硅片实践

在过去的二十年里,为模拟和数字电路设计创建统一工具和方法流程的尝试,迄今已被证明是徒劳的。然而,模拟流程的基本轮廓却获得普遍同意,如图2所示。Ea5ednc

Ea5ednc

图2:此图显示了基本的模拟设计流程。(图片来源:P2F Semi)Ea5ednc

尽管流程可能看起来相当简单,但问题在于细节。Ea5ednc

模拟电路对电路的布局和布线方式非常敏感。走线和过孔间距、差分信号和额外地引脚等设计规则,有助于避免或至少减少导致EMI问题的衬底耦合和邻近效应。这就是为什么设计规则检查(DRC)是版图后物理验证工作的一部分。版图与原理图一致性检查(LVS)也是验证预期连接性的相同步骤的一部分。Ea5ednc

寄生提取会直接影响潜在耦合源的识别,寄生的反向注释通常会导致原理图和版图发生更改。不幸的是,这会影响时序、动态范围、负载、增益和功率,并产生一组全新的寄生效应。因此,返回到设计流程开始这样的迭代循环是一种悲剧性的必然,这就是为什么模拟设计被认为更像是一门技术而不是一门科学。Ea5ednc

模拟块的集成

因此,将生成的模拟模块集成到整个ASIC/SoC设计中会带来一系列全新的问题。对于数字和模拟两种电路模块,芯片布局规划都将受到每个模块的最佳位置、引脚布局、I/O位置、关键路径、电源和信号分布,以及芯片尺寸及其纵横比的约束。模拟IP对这些问题中的大多数都特别敏感,而模拟模块也是硬MAC,这就使上述所有问题变得复杂。Ea5ednc

一旦放置了芯片模块,无论是模拟还是数字,最佳布线实践都包括首先实现所有关键路径。但是,当涉及非关键路径时,模拟信号应优先。此外,无论给定的模拟信号是否重要,所有模拟布线都需要在匹配寄生、最小化耦合效应和避免过度的IR压降方面进行特殊考虑。这是通过对模拟信号布线采用各种屏蔽技术、保持走线短、通过最直接的路线设置返回信号路径,以及使用差分信号等来实现的。Ea5ednc

除了上述在片上集成模拟内容的广泛方法之外,不同类别的模拟电路也可能需要特别注意。DAC和ADC就是一个很好的例子。Ea5ednc

使用DAC或ADC时,除了其分辨率和采样率外,还需要考虑其他一些设计注意事项,即其指定的信噪比(SNR)、有效位数(ENOB)额定值和功耗。遵循奈奎斯特采样定理(该定理指出,使模拟信号获得充分数字再现,需要以2倍以上的模拟fmax进行采样)可能本身会给非常高性能的应用带来带宽、功率和位同步上的挑战。Ea5ednc

从采样的角度来看,无线尤其成问题,而音频则通常对分辨率的要求最高。这就是ENOB等参数具有特别意义的地方。无论给定DAC或ADC所标榜的分辨率是多少,迫使此类模块超过其ENOB都会使其SNR性能下降,并有可能对模块的真正实用性产生重大影响。Ea5ednc

最重要的是,将模拟模块设计和集成到SoC或ASIC的环境中,根本不会像芯片的数字部分那样“干净”并且其工程工作可预测。经验、灵活性和适应性是成功的决定性因素。Ea5ednc

传统上,芯片设计团队认为,在将数字和模拟/RF/混合信号模块正确集成到SoC设计中所需关心的事情不外乎这些。但正如我们将在本系列即将发布的文章中所说明的那样,情况不再如此。SoC设计工作的规模正在不断扩大,因此设计团队需要大幅提高其技能和实践才能在这个变革时期生存下来。Ea5ednc

Kedar Patankar是P2F Semi的首席技术官(CTO),也是半导体行业的资深人士,在设计、开发和客户关系方面拥有23年的经验。Ea5ednc

编者注:这是超深亚微米SoC IP集成问题设计系列的第一篇文章。Ea5ednc

本文授权编译自EDN姐妹网站Planet Analog,杂志标题为“模拟IP集成中所常见的硅片话题”,原文参考链接:The common silicon issues in analog IP integration。由赵明灿编译。)Ea5ednc

本文为《电子技术设计》2021年7月刊杂志文章,版权所有,禁止转载。免费杂志订阅申请点击这里Ea5ednc

本文为电子技术设计原创文章,未经授权禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
  • 英特尔展示下一代半导体器件技术,计划2030年实现万亿级 日前,英特尔在IEDM上展示多项与半导体制造技术相关的研究成果:3D封装技术的新进展,可将密度再提升10倍;超越RibbonFET,用于2D晶体管微缩的新材料,包括仅三个原子厚的超薄材料;能效和存储的新可能,以实现更高性能的计算;量子计算的新进展。此外,英特尔表示,目标是在2030年实现在单个封装中集成一万亿个晶体管。
  • 通过GaN电机系统提高机器人的效率和功率密度 机器人应用成功的关键因素之一是确保最佳的电机驱动器设计。
  • 湖南大学:基于2D的范德华异质结构,可用于晶体管及存储器 电子工程研究的一个关键目标是开发高性能和高能效的计算设备,这意味着它们可以快速计算信息,同时消耗很少的能量。一种可能的方法是将执行逻辑操作的单元和存储组件组合到一个设备中。
  • Microchip在RISC-V峰会上展示基于RISC-V的FPGA和空间 领先的PolarFire®器件可提供两倍能效、军用级安全和最高可靠性,PolarFire 2 FPGA路线图将进一步扩大其领先优势 
  • 聚焦“新基建”|汽车电子行业电源应用解析 目前,常规车型的汽车电子占整车成本的15-30%,而高端车型则更高,车载汽车电子系统主要包括车载供电系统、启动系统、发动机管理系统等。针对这些系统,金升阳提供一站式电源应用方案,简化客户设计,增加系统的可靠性。
  • IAR Systems更新Visual Studio Code扩展 用于代码构建和调试的IAR Visual Studio Code扩展备受市场喜爱,其最新 1.20 版进一步简化了嵌入式开发工作流程
  • SCT52240Q栅极驱动器 SCT52240Q是一款宽供电电压、双通道、高速、低测栅极驱动器,可驱动功率MOSFET,IGBT。单个通道能够提供高达4A拉电流和4A灌电流的轨到轨驱动能力,并实现轨到轨输出。高达24V宽电压范围提高功率器件开关瞬间栅极驱动的振铃幅值裕度。SCT52240输入具有宽迟滞电压,可以兼容TTL输入逻辑。 低至-5V负压输入能力,增强SCT51240对输入噪音的抗扰度。
  • Buck电路传导EMI的抑制 电磁干扰模型可以等效为3个部分:干扰源,传导路径,和接收端。传导电磁干扰测试时接受端为LISN。芯洲主要从干扰源和传导路径两个角度进行传导电磁干扰的预防和优化。
  • 异步Buck升级为同步Buck注意点总结 目前,市场上存在很多异步Buck电源管理芯片使用的场景,针对这些应用,采用同步Buck电源管理芯片进行升级,可以增加集成度,提升电源效率。然而在升级替换的过程中,需要注意PCB的布局。如果需要不更改PCB布局直接升级替换,需要在元器件选择上有所注意。本文首先对同步Buck,异步Buck进行介绍,给出同步Buck的PCB布局注意事项,然后结合实例给出替换中可以采取的保证电源正常工作的方法,供工程师参考。
  • 意法半导体发布车规音频功放芯片,为紧急救援、远程信 FDA803S和FDA903S是意法半导体FDA(纯数字放大器)系列中最新的单通道全差分10W D类音频功率放大器。目标应用包括紧急道路救援、远程信息处理等需要音频通道产生最高10W标准输出功率的语音、音乐或提示消息的任何汽车系统。
  • 在美国企业抵制之下,美国将放宽联邦机构及承包商使用中 这议案被视为美国《国防授权法案》(NDAA)的一项修正案,遭到美国商会和其他贸易组织的抵制。这些组织在上个月的一封信中称,企业要确定大量电子产品中的芯片是否是中国企业制造的,成本将很高,难度也很大。
  • 台积电1nm制程工艺已实现技术突破,正谋划建1nm工艺工厂 近日有报道称台积电正积极推进1nm制程工艺,并们已在谋划1nm制程工艺工厂的建设事宜,以便按计划量产。早前EDN美国版曾报道台积电1nm制程工艺已实现技术突破,且逐渐成形。
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了