广告

从芯片、封装和PCB三个层面了解模拟IP集成中的各种问题

2021-06-24 16:37:29 Kedar Patankar 阅读:
本系列文章探讨了嵌入式模拟和RF IP核如何对芯片、封装和PCB功能产生负面影响——其影响多种多样。还将讨论在所有三个层面上可以采取哪些措施来防止这些问题,以及这些解决方案如何相互促进。

尽管过去十年人们担心摩尔定律最终走到了尽头,但微电子行业通过持续创新和创造力继续适应了新的物理限制和产品要求。这种创造力的主要部分已用于开发模拟、RF和混合信号模块而作为可嵌入的IP(1)。wX3ednc

wX3ednc

图1:此框图突出显示了多媒体SoC设计。(图片来源:P2F Semi)wX3ednc

现在可供选择的模拟/射频/混合信号IP既广泛又深入。人们可以在以下主要类别中找到大量7nm(在某些情况下甚至是5nm)的硬件模块:wX3ednc

1. PLL和DLL:提供各种速度、抖动和功率规格;wX3ednc

2. DAC和ADC:提供8位至24位分辨率,以及高达300MSPS的采样率;wX3ednc

3. PHY和SerDes:针对广泛的市场选择,例如无线(Wi-Fi和5G)、网络(LAN、WAN和外存)、计算(USB、PCIe、MIPI)和内存(DDR,包括G和LP两个版本,以及HBM等);wX3ednc

4. 可将较小的元器件组装成个性化的模拟前端(AFE)、电源管理功能和RF模块。wX3ednc

业界已实现源源不断的工艺技术进步,从而对更多门数、更低功耗、更高性能和更多功能等永无止境的需求提供支持。这包括三阱隔离、绝缘硅、P+保护环、FinFET和沟槽隔离。许多这些特性促成了我们今天看到的模拟、RF和混合信号IP的激增。这些衬底的添加还降低了设计人员在超深亚微米领域所面临的一些复杂问题的严重程度——例如隐藏在压摆率中的模拟噪声源、阻抗匹配和端接复杂性,以及支持巨大带宽的电路。wX3ednc

然而,在面对16nm及以下SoC设计中与模拟电路并排放置的大量门数时,即使是新颖的工艺改进也无法实现。事实上,靠近模拟/射频宏的大型高性能数字模块所带来的信号完整性和电源完整性挑战,正从芯片扩展到封装和PCB,两者都在努力跟上硅片技术的进步。SoC设计人员越来越发现他们不得不将其工作范围扩展到这两个其他领域,从而确保其芯片设计能够按预期运行。wX3ednc

这一由多个部分组成的系列文章,探讨了嵌入式模拟和RF IP核如何对芯片、封装和PCB功能产生负面影响——其影响多种多样。我们还将讨论在所有三个层面上可以采取哪些措施来防止这些问题,以及这些解决方案如何相互促进。wX3ednc

硅片实践

在过去的二十年里,为模拟和数字电路设计创建统一工具和方法流程的尝试,迄今已被证明是徒劳的。然而,模拟流程的基本轮廓却获得普遍同意,如图2所示。wX3ednc

wX3ednc

图2:此图显示了基本的模拟设计流程。(图片来源:P2F Semi)wX3ednc

尽管流程可能看起来相当简单,但问题在于细节。wX3ednc

模拟电路对电路的布局和布线方式非常敏感。走线和过孔间距、差分信号和额外地引脚等设计规则,有助于避免或至少减少导致EMI问题的衬底耦合和邻近效应。这就是为什么设计规则检查(DRC)是版图后物理验证工作的一部分。版图与原理图一致性检查(LVS)也是验证预期连接性的相同步骤的一部分。wX3ednc

寄生提取会直接影响潜在耦合源的识别,寄生的反向注释通常会导致原理图和版图发生更改。不幸的是,这会影响时序、动态范围、负载、增益和功率,并产生一组全新的寄生效应。因此,返回到设计流程开始这样的迭代循环是一种悲剧性的必然,这就是为什么模拟设计被认为更像是一门技术而不是一门科学。wX3ednc

模拟块的集成

因此,将生成的模拟模块集成到整个ASIC/SoC设计中会带来一系列全新的问题。对于数字和模拟两种电路模块,芯片布局规划都将受到每个模块的最佳位置、引脚布局、I/O位置、关键路径、电源和信号分布,以及芯片尺寸及其纵横比的约束。模拟IP对这些问题中的大多数都特别敏感,而模拟模块也是硬MAC,这就使上述所有问题变得复杂。wX3ednc

一旦放置了芯片模块,无论是模拟还是数字,最佳布线实践都包括首先实现所有关键路径。但是,当涉及非关键路径时,模拟信号应优先。此外,无论给定的模拟信号是否重要,所有模拟布线都需要在匹配寄生、最小化耦合效应和避免过度的IR压降方面进行特殊考虑。这是通过对模拟信号布线采用各种屏蔽技术、保持走线短、通过最直接的路线设置返回信号路径,以及使用差分信号等来实现的。wX3ednc

除了上述在片上集成模拟内容的广泛方法之外,不同类别的模拟电路也可能需要特别注意。DAC和ADC就是一个很好的例子。wX3ednc

使用DAC或ADC时,除了其分辨率和采样率外,还需要考虑其他一些设计注意事项,即其指定的信噪比(SNR)、有效位数(ENOB)额定值和功耗。遵循奈奎斯特采样定理(该定理指出,使模拟信号获得充分数字再现,需要以2倍以上的模拟fmax进行采样)可能本身会给非常高性能的应用带来带宽、功率和位同步上的挑战。wX3ednc

从采样的角度来看,无线尤其成问题,而音频则通常对分辨率的要求最高。这就是ENOB等参数具有特别意义的地方。无论给定DAC或ADC所标榜的分辨率是多少,迫使此类模块超过其ENOB都会使其SNR性能下降,并有可能对模块的真正实用性产生重大影响。wX3ednc

最重要的是,将模拟模块设计和集成到SoC或ASIC的环境中,根本不会像芯片的数字部分那样“干净”并且其工程工作可预测。经验、灵活性和适应性是成功的决定性因素。wX3ednc

传统上,芯片设计团队认为,在将数字和模拟/RF/混合信号模块正确集成到SoC设计中所需关心的事情不外乎这些。但正如我们将在本系列即将发布的文章中所说明的那样,情况不再如此。SoC设计工作的规模正在不断扩大,因此设计团队需要大幅提高其技能和实践才能在这个变革时期生存下来。wX3ednc

Kedar Patankar是P2F Semi的首席技术官(CTO),也是半导体行业的资深人士,在设计、开发和客户关系方面拥有23年的经验。wX3ednc

编者注:这是超深亚微米SoC IP集成问题设计系列的第一篇文章。wX3ednc

本文授权编译自EDN姐妹网站Planet Analog,杂志标题为“模拟IP集成中所常见的硅片话题”,原文参考链接:The common silicon issues in analog IP integration。由赵明灿编译。)wX3ednc

本文为《电子技术设计》2021年7月刊杂志文章,版权所有,禁止转载。免费杂志订阅申请点击这里wX3ednc

本文为电子技术设计原创文章,未经授权禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
  • 商务部暂停天然砂对台湾地区出口,台积电难受了 据EDN电子技术设计了解,商务部网站8月3日早晨8点发布最新消息,表示将从即日起暂停天然砂对台湾地区出口。不少网友认为暂停天然砂对台湾地区的出口,此举将严重影响台湾的建筑业,实则影响不仅仅如此。台湾地区天然砂进口量的90%以上来自大陆,而台湾芯片占台湾2021年出口额的34.8%。网友称商务部暂停天然砂对台湾地区出口是捏到了台湾半导体制造业的七寸。
  • 美国参议院批准价值2460亿美元的芯片法案 美国参议院周三通过立法,以超过 750 亿美元支持国内半导体产业。GlobalFoundries、英特尔、三星代工厂、德州仪器、台积电和其他在美国建立半导体制造设施的公司或将受益。
  • 空调也“怕热”?空调工作临界点到底是什么? 深圳最高气温突破40℃!很多网友戏称:这条命是空调给的,不敢走出空调房。但同时,这两天明显感觉空调动力不足了,以为家里的空调坏了。与此同时,关于格力空调“怕热”遭遇“空调工作临界点”罢工的成了网友关注的热点。
  • 林志颖驾特斯拉出车祸:特斯拉回应起火原因不明,网友质疑 据EDN电子技术设计了解,7月22日上午10时50分左右,林志颖驾驶特斯拉Model X,在路口处掉头后加速向前行驶,但在前方道路分叉口处,因不明原因突然偏离车道自撞指示杆,整辆车陷入火海。此事引起网友关注热议,特斯拉客服表示,暂不清楚起火原因,但车身没有特别容易起火的材质。但有台媒指出,林志颖最爱特斯拉的自动驾驶功能,这也引起了网友对事故是否与自动驾驶有关的猜测。
  • 售价将超50万美元,乔布斯的Apple-1原型机电路板长什么 这块在 1976 年由史蒂夫-沃兹尼亚克手工焊接的 Apple Computer A 印刷电路板被史蒂夫-乔布斯用来向保罗-特雷尔演示 Apple-1 电脑,后者是加州山景城 The Byte Shop 的老板。这台原型机在“苹果车库”里保存了很多年,然后在大约 30 年前由史蒂夫-乔布斯交给了它现在的主人。当时,乔布斯已被苹果公司赶走。乔布斯当时认为这个原型不是要供奉的东西,而是要被重新利用的东西。
  • 利用反极性MOSFET帮助555振荡器忽略电源和温度变化 恒定频率振荡器是555定时器的经典应用之一。然而,由于所用二极管的特性不理想,占空比的间隔会随着温度和V+电源的变化而变化。本设计实例给出了一种解决方法:利用反极性P沟道MOSFET引导电容的充电电流而不产生任何明显压降。
  • 高通发布4nm骁龙W5+骁龙W5芯片,专为可穿戴设计 据EDN电子技术设计报道,高通7月20日正式发布了全新4nm制程的骁龙可穿戴平台W5 Gen1和骁龙W5+ Gen。与两年前的上一代产品骁龙wear 4100相比,骁龙W5与W5+采用了全新的命名方式,整体功耗降低超50%。SoC工艺从12nm提升到4nm,协处理器使用22nm制程工艺。
  • M2 Pro 和 M2 Max 或是苹果首款采用台积电3nm 工艺的 M1 Pro 和 M1 Max 最多可配置 10 核 CPU 和 32 核 GPU。借助 M2 Pro 和 M2 Max,Apple 有望突破这一门槛,为这两个领域带来更多的核心数量。目前M2 Pro相关的爆料很少,但据称M2 Max 有12 核 GPU 和 38 核 GPU。12 核 CPU 将包括 10 个性能核心和两个能效核心。
  • 华为鸿蒙3.0即将发布,首款新品是一款11英寸高端旗舰平 据EDN电子技术设计报道,终端官方微博昨天正式宣布,将于7月27日正式发布Harmony OS 3.0手机操作系统,新系统重点升级了流畅度、万物互联,以及鸿蒙车机等功能。此外,还将带来的首款新品:华为MatePad Pro 11,从宣传海报来看这是一款11英寸高端旗舰平板.
  • 中信拆了辆特斯拉Model 3,发现多个领域技术引领行业 EDN电子技术设计在6月底报道了海通国际手动拆解十万元的比亚迪“元”的详细拆解图,如今不到一个月的时间,中信证券微信公众号发表了一篇《从拆解Model 3看智能电动汽车发展趋势》的文章,文中称对特斯拉Model 3的E/E架构、三电、热管理、车身等进行了详细深入地分析,并坚定看好中国智能电动化发展趋势,引起了广泛关注。
  • 经典电子小制作项目:DS18B20制作的测温系统原程序原理 下面介绍的这款DS18B20制作的测温系统,测量的温度精度达到0.1度,测量的温度的范围在-20度到+50度之间,用4位数码管显示出来。DS18B20的外型与常用的三极管一模一样,用导线将JK—DS的DA端连到P3.1上。连接好DS18B20注意极性不要弄反,否则可能烧坏。
  • OPPO被曝测试240W快充,但实际速度不及vivo的200W 爆料称OPPO正在试产24V10A的240W充电器。对于采用双电芯三电荷泵设计的电池而言,其理论峰值功率可以达到300W,但目前的USB Type-C接口规范的最高功率为240W,OPPO这次一下子将C口快充做到了“天花板”级别。不过,OPPO和vivo不太一样,虽然前者测试的是240W快充,但充电策略偏向保守,实际速度可能不如vivo的200W。
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了