广告

10nm工艺严重受阻,14nm产能已经告急,“牙膏厂”还有多少牙膏可以挤?

时间:2018-09-13 作者:任然 阅读:
自2012年以来,全球PC整体出货量在6年多的时间里始终处于下滑中。然而正当今年第三季度即将迎来好转的时候,Intel这边14nm++的产能却跟不上了。

雷锋网消息,自2012年以来,全球PC整体出货量在6年多的时间里始终处于下滑中。然而正当今年第三季度即将迎来好转的时候,Intel这边14nm++的产能却跟不上了。

在决定将10nm处理器的发布推迟到2019年下半年之后,Intel刚刚发布了两款新的14nm++处理器:代号为Whiskey Lake的第八代Core U低功耗移动处理器和用于超薄笔记本电脑和平板电脑的Core Y Amber Lake处理器。除此之外,下个月即将发布的Coffee Lake Refresh也是14nm++,B360、H370芯片组也是14nm工艺生产的,在如此庞大的产品线需求面前,Intel的14nm产能已经不能满足了。

 10nm-F1-20180913.jpg

有消息人士透露,Intel眼下的14nm供应量总缺口高达50%,的产能问题必然会影响PC厂商今年下半年的整体出货量,在IFA期间,宏碁CEO陈俊圣和ODM大厂仁宝总经理翁宗斌都表示Intel 14nm处理器的供应问题将是对各品牌供应链的严峻考验,还是影响今年下半年PC市场表现的最大不确定因素。

从市场调查机构TrendForce的统计数据来看,Intel的笔记本CPU在2018年8月的供应缺口约有5%,9月增加至约10%,10月以后很可能还会进一步增长,预计要到2019年上半年才能逐渐缓解。受此影响,2018年下半年的全球笔记本电脑出货量将出现0.2%的负增长。

 10nm-F2-20180913.jpg

而根据外媒Digitimes的最新消息,Intel虽然面临着严峻的产能问题,但却不太可能扩建额外的14nm工厂,外包是当下唯一合适的选择。据雷锋网了解,Intel打算将14nm优先安排给服务器CPU和芯片组等高利润产品,而将PC业务领域的300系列芯片组的生产外包给台积电。而事实上,在此之前Intel已经把低端的H310芯片组改为采用22nm工艺生产的H310C,这已经很能反映Intel的14nm产能不足的问题。

更为严重的是,即便Intel将产能着重分配给服务器CPU和芯片组依然是力有未逮。据SA拿到的一份惠普企业部门的告知函上显示,Intel服务器端的14nm至强处理器供应严重不足,为了减轻用户的担忧,HPE(惠普企业部门)甚至推荐客户采购ProLiant DL325 Gen10和ProLiant DL385 Gen10等使用AMD EPYC芯片的服务器产品。

 10nm-F3-20180913.jpg

CPU短缺预计也将影响整个内存市场。TrendForce指出,在连续九个季度攀升之后,DRAM价格正在接近拐点。随着由于Intel的产能短缺造成的内存需求连续下降,市场逐渐转向供过于求,预计内存价格将在第四季度环比下降约2%。

市场观察者认为,Intel 14nm产能的紧张源于其10nm工艺的延期。虽然雷锋网(公众号:雷锋网)在此前分析7nm制程的文章中曾经提到,Intel接下来的10nm制程工艺要全面胜过台积电和三星的10nm更好,甚至比台积电和GF的第一批7nm DUV都要更好,但是以Intel在10nm这个节点上的表现来看,我们完全有理由相信,Intel的制程工艺遇到了相当大的麻烦。

 10nm-F4-20180913.jpg

Intel一直采用所谓的Tick-Tock模式,在半导体工艺和核心架构这两条道路上交替提升。但Tick-Tock的更新周期在2014年开始放缓,14nm这一代制程已经成为了这位芯片巨头历史上寿命最长的工艺节点。

Intel最初计划在2016年第三季度大规模投产10nm制程的Cannon Lake处理器,但一直处于无奈的跳票中。前不久Intel在圣克拉拉举行的Data-Centric创新峰会上公布了其2018~2019年的官方Xeon处理器发展路线图,干脆取消了Cannon Lake处理器的计划,今明两年将分别由Cascade Lake和Cooper Lake担纲,二者均为14nm++制程,预计到2020年的Ice Lake才会用上10nm工艺。

 10nm-F5-20180913.png

顺便一提,也许Intel自己在冥冥之中已经预料到会有此一难,在去年的Hot Chips大会上,Intel公布了一种名为EMIB(Embedded Multi-die Interconnect Bridge,嵌入式多芯片互连桥接)的技术。EMIB技术采用高性能、高密度硅片短桥接在单个封装中将多个管芯连接起来。

虽然其初衷是以高性价比方式构建异构SIP器件,且与基于中介层的解决方案相比,性能更好,吞吐量更大,而功耗更低。但不得不说,这样的异构封装允许Intel在一颗处理器上,针对不同的模块使用不同的工艺,这或许也能缓解关键性制程节点的产能不足问题。

 10nm-F6-20180913.jpg

目前,Intel拒绝对将部分14nm产品外包给台积电的消息发表任何评论。

(来源:雷锋网)

本文为EDN电子技术设计 原创文章,禁止转载。请尊重知识产权,违者本司保留追究责任的权利。
  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
您可能感兴趣的文章
  • 三星3nm就要来了,但成本让人望而却步 在近日的 SFF(Samsung Foundry Forum)美国分会上,三星表示,该公司也将在 2021 年推出一款突破性的产品——这款产品基于 3nm GAA(gate all around)工艺;性能提高 35%,功耗降低了 50%,芯片面积缩小 45%。
  • 三星放言要在逻辑芯片市场称王,台积电/英特尔三星怎么 在这场芯片制程终极之战中,三大芯片代工巨头,一方面进行着路线之争,另一方面铆足火力隔空火拼未来的关键制程技术节点,尤其是6nm和5nm。所谓路线之争,一方有台积电三星自定标准,“激进”挺进5/4/3nm工艺,另一方英特尔坚守“慢工出细活”,做业界最好的10nm。而关于未来技术节点之战的导火索,在这个4月已经被点燃!台积电和三星两大芯片代工厂隔空开“杠”。
  • 这台比印钞更赚钱的设备,卡住了中国芯片产业命门 ASML窃密事件对中国来说犹如镜鉴。一方面,ASML的快速回应体现对中国市场的重视,也反映了中国的市场地位已经不容忽视,随着ASML与中国企业合作的拓展和深入,也许未来我国芯片生产会出现质的飞跃。
  • 芯片里面有几千万的晶体管是怎么实现的? 在 IC 设计中,逻辑合成这个步骤便是将确定无误的 HDL code,放入电子设计自动化工具(EDA tool),让电脑将 HDL code 转换成逻辑电路,产生如下的电路图。之后,反覆的确定此逻辑闸设计图是否符合规格并修改,直到功能正确为止。
  • 三星5nm EUV工艺完成,功耗降低20% 继台积电后,三星在官网上宣布,已经成功完成了5nm EUV开发,并且相应的样品已经给客户送去,而由于加入了EUV(极紫外线光刻)技术,在更先进工艺制程加持下,可以让芯片拥有更好的功耗和性能。
  • 摩尔定律将死?看工程师如何解决制程微缩障碍 工程师们对半导体技术发展前景忧喜参半;他们认为半导体制程蓝图可再延续十年,但也可能因为缺乏新的光阻剂化学材料而遭遇发展瓶颈。
相关推荐
    广告
    近期热点
    广告
    广告
    广告
    可能感兴趣的话题
    广告