广告

数字IC设计工程师笔试面试题(四)

2021-07-14 14:53:13 阅读:
给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q(Tco),还有 clock的delay,写出决定最大时钟的因素,同时给出表达式。

1、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q(Tco),还有 clock的delay,写出决定最大时钟的因素,同时给出表达式。4A1ednc

T+Tclkdealy>Tsetup+Tco+Tdelay;4A1ednc

Thold>Tclkdelay+Tco+Tdelay; 保持时间与时钟周期无关4A1ednc

2、实现三分频电路,3/2分频电路等(偶数倍分频奇数倍分频)4A1ednc

3、名词解释4A1ednc

CMOS(Complementary Metal Oxide Semiconductor),互补金属氧化物半导体,电压控制的一种放大器件。是组成CMOS数字集成电路的基本单元。 4A1ednc

MCU(Micro Controller Unit)中文名称为微控制单元,又称单片微型计算机(Single Chip Microcomputer)或者单片机,是指随着大规模集成电路的出现及其发展,将计算机的CPU、RAM、ROM、定时数计器和多种I/O接口集成在一片芯片上,形成芯片级的计算机,为不同的应用场合做不同组合控制。4A1ednc

RISC(reduced instruction set computer,精简指令集计算机)是一种执行较少类型计算机指令的微处理器,起源于80年代的MIPS主机(即RISC机),RISC机中采用的微处理器统称RISC处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即MIPS)。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。4A1ednc

CISC是复杂指令系统计算机(Complex Instruction Set Computer)的简称,微处理器是台式计算机系统的基本处理部件,每个微处理器的核心是运行指令的电路。指令由完成任务的多个步骤所组成,把数值传送进寄存器或进行相加运算。4A1ednc

DSP(digital signal processor)是一种独特的微处理器,是以数字信号来处理大量信息的器件。其工作原理是接收模拟信号,转换为0或1的数字信号。再对数字信号进行修改、删除、强化,并在其他系统芯片中把数字数据解译回模拟数据或实际环境格式。它不仅具有可编程性,而且其实时运行速度可达每秒数以千 万条复杂指令程序,远远超过通用微处理器,是数字化电子世界中日益重要的电脑芯片。它的强大数据处理能力和高运行速度,是最值得称道的两大特色。4A1ednc

FPGA(Field-Programmable GateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 4A1ednc

ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(ApplicationSpecific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 4A1ednc

PCI(Peripheral Component Interconnect) 外围组件互连,一种由英特尔(Intel)公司1991年推出的用于定义局部总线的标准。 4A1ednc

ECC是“Error Correcting Code”的简写,中文名称是“错误检查和纠正”。ECC是一种能够实现“错误检查和纠正”的技术,ECC内存就是应用了这种技术的内存,一般多应用在服务器及图形工作站上,这将使整个电脑系统在工作时更趋于安全稳定。4A1ednc

DDR=Double Data Rate双倍速率同步动态随机存储器。严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR,其中,SDRAM 是Synchronous Dynamic Random Access Memory的缩写,即同步动态随机存取存储器。 4A1ednc

IRQ全称为Interrupt Request,即是“中断请求”的意思(以下使用IRQ称呼)。IRQ的作用就是在我们所用的电脑中,执行硬件中断请求的动作,用来停止其相关硬件的工作状态 4A1ednc

USB ,是英文Universal Serial BUS(通用串行总线)的缩写,而其中文简称为“通串线,是一个外部总线标准,用于规范电脑与外部设备的连接和通讯。 4A1ednc

BIOS是英文"Basic Input Output System"的缩略语,直译过来后中文名称就是"基本输入输出系统"。其实,它是一组固化到计算机内主板上一个ROM芯片上的程序,它保存着计算机最重要的基本输入输出的程序、系统设置信息、开机后自检程序和系统自启动程序。其主要功能是为计算机提供最底层的、最直接的硬件设置和控制。4A1ednc

4、三极管特性曲线4A1ednc

5、Please show the CMOSinverter schematic, layout and its cross section with P-well process. Plot itstransfer curve (Vout-Vin) and also explain the operation region of PMOS andNMOS for each segment of the transfer curve?4A1ednc

6、To design a CMOSinverter with balance rise and fall time, please define the ration ofchannel width of PMOS and NMOS and explain? P管要比N管宽4A1ednc

7、Please draw thetransistor level schematic of a CMOS 2 input AND gate and explain which inputhas faster response for output rising edge.(less delay time)。4A1ednc

8、为了实现逻辑Y=A’B+AB’+CD,请选用以下逻辑中的一种,并说明为什么?4A1ednc

1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)4A1ednc

9、用波形表示D触发器的功能。4A1ednc

10、用传输门和倒向器搭一个边沿触发器(DFF)。4A1ednc

通过级联两个D锁存器组成4A1ednc

11、用逻辑门画出D触发器。4A1ednc

电平触发的D触发器(D锁存器)牢记!4A1ednc

边沿触发的D触发器,有两个D锁存器构成4A1ednc

12、画出DFF的结构图,用verilog实现之。4A1ednc

4A1ednc

13、画出一种CMOS的D锁存器的电路图和版图。4A1ednc

14、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage.4A1ednc

15、用D触发器做个4进制的计数。4A1ednc

按照时序逻辑电路的设计步骤来:4A1ednc

1、写出状态转换表4A1ednc

2、寄存器的个数确定4A1ednc

3、状态编码4A1ednc

4、卡诺图化简4A1ednc

5、状态方程,驱动方程等4A1ednc

16、实现N位Johnson Counter, N=5。4A1ednc

17、数字电路设计当然必问Verilog/VHDL,如设计计数器。4A1ednc

18、请用HDL描述四位的全加法器、5分频电路。4A1ednc

19、用VERILOG或VHDL写一段代码,实现10进制计数器。4A1ednc

4A1ednc

20、描述一个交通信号灯的设计。4A1ednc

相关阅读:笔试面试精选题

数字IC设计工程师笔试面试题(一)4A1ednc

数字IC设计工程师笔试面试题(二)4A1ednc

数字IC设计工程师笔试面试题(三)4A1ednc

数字IC设计工程师笔试面试题(四)4A1ednc

数字IC设计工程师笔试面试题(五)4A1ednc

(来源:微信公众号IC修真院)4A1ednc

责编:Demi4A1ednc

  • 微信扫一扫
    一键转发
  • 最前沿的电子设计资讯
    请关注“电子技术设计微信公众号”
广告
热门推荐
广告
广告
EE直播间
在线研讨会
广告
广告
面包芯语
广告
向右滑动:上一篇 向左滑动:下一篇 我知道了