近日,JEDEC固态技术协会正式发布了JESD209-6标准,也就是最新的LPDDR6标准,旨在提升移动设备和人工智能等多种应用的内存速度和效率。
LPDDR内存系列自推出以来,一直是移动设备内存技术的主导者,LPDDR6在其基础上进一步优化了性能和能效。据了解,LPDDR6采用双子通道架构,每个芯片包含2个子通道,每个子通道配备12条数据信号线(DQ),以优化通道性能。此外,每个子通道还包含4个命令/地址(CA)信号,旨在减少引脚数量并提高数据访问速度。LPDDR6还支持静态效率模式,可最大化内存资源利用率,并具有灵活的数据访问和动态突发长度控制,支持32B和64B访问,以满足不同工作负载的需求。同时,动态写入非目标片上终端(NT-ODT)功能可根据工作负载需求调整ODT,从而提高信号完整性。
在功耗方面,LPDDR6通过降低工作电压和采用低功耗的VDD2电源,相比LPDDR5进一步优化了功耗表现。该标准还引入了动态电压频率调节(DVFSL)技术,在低频操作时降低VDD2电源,以减少功耗。此外,LPDDR6还支持动态效率模式,通过单子通道接口满足低功耗、低带宽的使用场景,并支持部分自刷新和主动刷新,以降低刷新功耗。
在安全性和可靠性方面,LPDDR6也引入了多项改进:每行激活计数(PRAC)功能可支持DRAM数据完整性,而“Carve-out Meta”模式通过为关键任务分配特定内存区域,增强了系统的整体可靠性。此外,LPDDR6支持可编程链路保护方案和片上纠错码(ECC),并能够支持命令/地址(CA)奇偶校验、错误擦除和内存内置自测试(MBIST),从而增强错误检测和系统可靠性。
据悉,新发布的LPDDR6旨在提供比其前身LPDDR5更高的速度和效率,不仅会对移动应用产生积极影响,还会对边缘AI计算、客户端计算机、数据中心和汽车等许多其他计算领域产生积极影响。虽然具体的性能提升细节尚未完全公开,但根据以往从LPDDR4到LPDDR5的过渡来看,LPDDR6 的数据传输速率预计将比上一代 LPDDR5提高 50%以上,在功耗方面应该也会大幅降低。